summaryrefslogtreecommitdiff
path: root/src/mainboard/pcengines/apu2/gpio_ftns.h
diff options
context:
space:
mode:
Diffstat (limited to 'src/mainboard/pcengines/apu2/gpio_ftns.h')
-rw-r--r--src/mainboard/pcengines/apu2/gpio_ftns.h48
1 files changed, 15 insertions, 33 deletions
diff --git a/src/mainboard/pcengines/apu2/gpio_ftns.h b/src/mainboard/pcengines/apu2/gpio_ftns.h
index 7cc03e832b..d1e76de029 100644
--- a/src/mainboard/pcengines/apu2/gpio_ftns.h
+++ b/src/mainboard/pcengines/apu2/gpio_ftns.h
@@ -3,48 +3,30 @@
#ifndef GPIO_FTNS_H
#define GPIO_FTNS_H
-void configure_gpio(u8 iomux_gpio, u8 iomux_ftn, u32 gpio, u32 setting);
+void configure_gpio(u32 gpio, u8 iomux_ftn, u32 setting);
u8 read_gpio(u32 gpio);
void write_gpio(u32 gpio, u8 value);
int get_spd_offset(void);
-#define IOMUX_OFFSET 0xD00
-#define GPIO_OFFSET 0x1500
-
//
// Based on PC Engines APU2C and APU3A schematics
// http://www.pcengines.ch/schema/apu2c.pdf
// http://www.pcengines.ch/schema/apu3a.pdf
//
-#define IOMUX_GPIO_22 0x09 // MODESW (APU5)
-#define IOMUX_GPIO_32 0x59 // MODESW (SIMSWAP2 on APU5)
-#define IOMUX_GPIO_33 0x5A // SIMSWAP (SIMSWAP3 on APU5)
-#define IOMUX_GPIO_49 0x40 // STRAP0
-#define IOMUX_GPIO_50 0x41 // STRAP1
-#define IOMUX_GPIO_51 0x42 // PE3 Reset (SIM1 Reset on APU5)
-#define IOMUX_GPIO_55 0x43 // PE4 Reset (SIM2 Reset on APU5)
-#define IOMUX_GPIO_57 0x44 // LED1#
-#define IOMUX_GPIO_58 0x45 // LED2#
-#define IOMUX_GPIO_59 0x46 // LED3#
-#define IOMUX_GPIO_64 0x47 // PE3_WDIS (SIM3 Reset on APU5)
-#define IOMUX_GPIO_66 0x5B // SPKR
-#define IOMUX_GPIO_68 0x48 // PE4_WDIS (SIMSWAP1 on APU5)
-#define IOMUX_GPIO_71 0x4D // PROCHOT
-
-#define GPIO_22 0x24 // MODESW (APU5)
-#define GPIO_32 0x164 // MODESW (SIMSWAP2 on APU5)
-#define GPIO_33 0x168 // SIMSWAP (SIMSWAP3 on APU5)
-#define GPIO_49 0x100 // STRAP0
-#define GPIO_50 0x104 // STRAP1
-#define GPIO_51 0x108 // PE3 Reset (SIM1 Reset on APU5)
-#define GPIO_55 0x10C // PE4 Reset (SIM2 Reset on APU5)
-#define GPIO_57 0x110 // LED1#
-#define GPIO_58 0x114 // LED2#
-#define GPIO_59 0x118 // LED3#
-#define GPIO_64 0x11C // PE3_WDIS (SIM3 Reset on APU5)
-#define GPIO_66 0x16C // SPKR
-#define GPIO_68 0x120 // PE4_WDIS (SIMSWAP1 on APU5)
-#define GPIO_71 0x134 // PROCHOT
+#define GPIO_22 0x09 // MODESW (APU5)
+#define GPIO_32 0x59 // MODESW (SIMSWAP2 on APU5)
+#define GPIO_33 0x5A // SIMSWAP (SIMSWAP3 on APU5)
+#define GPIO_49 0x40 // STRAP0
+#define GPIO_50 0x41 // STRAP1
+#define GPIO_51 0x42 // PE3 Reset (SIM1 Reset on APU5)
+#define GPIO_55 0x43 // PE4 Reset (SIM2 Reset on APU5)
+#define GPIO_57 0x44 // LED1#
+#define GPIO_58 0x45 // LED2#
+#define GPIO_59 0x46 // LED3#
+#define GPIO_64 0x47 // PE3_WDIS (SIM3 Reset on APU5)
+#define GPIO_66 0x5B // SPKR
+#define GPIO_68 0x48 // PE4_WDIS (SIMSWAP1 on APU5)
+#define GPIO_71 0x4D // PROCHOT
#define GPIO_OUTPUT_ENABLE BIT23
#define GPIO_OUTPUT_VALUE BIT22