summaryrefslogtreecommitdiff
path: root/src/soc/nvidia/tegra/gpio.c
blob: d4b5bddd499e04e8208b1000aa5479390fec8cc2 (plain)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
/*
 * This file is part of the coreboot project.
 *
 * Copyright 2013 Google Inc.
 *
 * This program is free software; you can redistribute it and/or modify
 * it under the terms of the GNU General Public License as published by
 * the Free Software Foundation; version 2 of the License.
 *
 * This program is distributed in the hope that it will be useful,
 * but WITHOUT ANY WARRANTY; without even the implied warranty of
 * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
 * GNU General Public License for more details.
 *
 * You should have received a copy of the GNU General Public License
 * along with this program; if not, write to the Free Software
 * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA 02110-1301 USA
 */

#include <arch/io.h>
#include <console/console.h>
#include <soc/addressmap.h>
#include <stddef.h>
#include <stdint.h>

#include "gpio.h"
#include "pinmux.h"

static void gpio_input_common(int gpio_index, int pinmux_index,
			      uint32_t pconfig)
{
	pconfig |= PINMUX_INPUT_ENABLE;
	gpio_set_int_enable(gpio_index, 0);
	gpio_set_mode(gpio_index, GPIO_MODE_GPIO);
	gpio_set_out_enable(gpio_index, 0);
	pinmux_set_config(pinmux_index, pconfig);
}

void gpio_input(int gpio_index, int pinmux_index)
{
	gpio_input_common(gpio_index, pinmux_index, PINMUX_PULL_NONE);
}

void gpio_input_pullup(int gpio_index, int pinmux_index)
{
	gpio_input_common(gpio_index, pinmux_index, PINMUX_PULL_UP);
}

void gpio_input_pulldown(int gpio_index, int pinmux_index)
{
	gpio_input_common(gpio_index, pinmux_index, PINMUX_PULL_DOWN);
}

void gpio_output(int gpio_index, int pinmux_index, int value)
{
	uint32_t pconfig = PINMUX_PULL_NONE;

	pinmux_set_config(pinmux_index, pconfig | PINMUX_TRISTATE);
	gpio_set_int_enable(gpio_index, 0);
	gpio_set_mode(gpio_index, GPIO_MODE_GPIO);
	gpio_set_out_enable(gpio_index, 1);
	gpio_set_out_value(gpio_index, value);
	pinmux_set_config(pinmux_index, pconfig);
}

enum {
	GPIO_GPIOS_PER_PORT = 8,
	GPIO_PORTS_PER_BANK = 4,
	GPIO_BANKS = 8,

	GPIO_GPIOS_PER_BANK = GPIO_GPIOS_PER_PORT * GPIO_PORTS_PER_BANK,
	GPIO_GPIOS = GPIO_BANKS * GPIO_GPIOS_PER_BANK
};

struct gpio_bank {
	// Values
	uint32_t config[GPIO_PORTS_PER_BANK];
	uint32_t out_enable[GPIO_PORTS_PER_BANK];
	uint32_t out_value[GPIO_PORTS_PER_BANK];
	uint32_t in_value[GPIO_PORTS_PER_BANK];
	uint32_t int_status[GPIO_PORTS_PER_BANK];
	uint32_t int_enable[GPIO_PORTS_PER_BANK];
	uint32_t int_level[GPIO_PORTS_PER_BANK];
	uint32_t int_clear[GPIO_PORTS_PER_BANK];

	// Masks
	uint32_t config_mask[GPIO_PORTS_PER_BANK];
	uint32_t out_enable_mask[GPIO_PORTS_PER_BANK];
	uint32_t out_value_mask[GPIO_PORTS_PER_BANK];
	uint32_t in_value_mask[GPIO_PORTS_PER_BANK];
	uint32_t int_status_mask[GPIO_PORTS_PER_BANK];
	uint32_t int_enable_mask[GPIO_PORTS_PER_BANK];
	uint32_t int_level_mask[GPIO_PORTS_PER_BANK];
	uint32_t int_clear_mask[GPIO_PORTS_PER_BANK];
};

static const struct gpio_bank *gpio_banks = (void *)TEGRA_GPIO_BASE;

static uint32_t gpio_read_port(int index, size_t offset)
{
	int bank = index / GPIO_GPIOS_PER_BANK;
	int port = (index - bank * GPIO_GPIOS_PER_BANK) / GPIO_GPIOS_PER_PORT;

	return read32((uint8_t *)&gpio_banks[bank] + offset +
		      port * sizeof(uint32_t));
}

static void gpio_write_port(int index, size_t offset,
			    uint32_t mask, uint32_t value)
{
	int bank = index / GPIO_GPIOS_PER_BANK;
	int port = (index - bank * GPIO_GPIOS_PER_BANK) / GPIO_GPIOS_PER_PORT;

	uint32_t reg = read32((uint8_t *)&gpio_banks[bank] + offset +
			      port * sizeof(uint32_t));
	uint32_t new_reg = (reg & ~mask) | (value & mask);

	if (new_reg != reg) {
		write32(new_reg, (uint8_t *)&gpio_banks[bank] + offset +
			port * sizeof(uint32_t));
	}
}

void gpio_set_mode(int gpio_index, enum gpio_mode mode)
{
	int bit = gpio_index % GPIO_GPIOS_PER_PORT;
	gpio_write_port(gpio_index, offsetof(struct gpio_bank, config),
			1 << bit, mode ? (1 << bit) : 0);
}

int gpio_get_mode(int gpio_index)
{
	int bit = gpio_index % GPIO_GPIOS_PER_PORT;
	uint32_t port = gpio_read_port(gpio_index,
				       offsetof(struct gpio_bank, config));
	return (port & (1 << bit)) != 0;
}

void gpio_set_lock(int gpio_index)
{
	int bit = gpio_index % GPIO_GPIOS_PER_PORT + GPIO_GPIOS_PER_PORT;
	gpio_write_port(gpio_index, offsetof(struct gpio_bank, config),
			1 << bit, 1 << bit);
}

int gpio_get_lock(int gpio_index)
{
	int bit = gpio_index % GPIO_GPIOS_PER_PORT + GPIO_GPIOS_PER_PORT;
	uint32_t port = gpio_read_port(gpio_index,
				       offsetof(struct gpio_bank, config));
	return (port & (1 << bit)) != 0;
}

void gpio_set_out_enable(int gpio_index, int enable)
{
	int bit = gpio_index % GPIO_GPIOS_PER_PORT;
	gpio_write_port(gpio_index, offsetof(struct gpio_bank, out_enable),
			1 << bit, enable ? (1 << bit) : 0);
}

int gpio_get_out_enable(int gpio_index)
{
	int bit = gpio_index % GPIO_GPIOS_PER_PORT;
	uint32_t port = gpio_read_port(gpio_index,
				       offsetof(struct gpio_bank, out_enable));
	return (port & (1 << bit)) != 0;
}

void gpio_set_out_value(int gpio_index, int value)
{
	int bit = gpio_index % GPIO_GPIOS_PER_PORT;
	gpio_write_port(gpio_index, offsetof(struct gpio_bank, out_value),
			1 << bit, value ? (1 << bit) : 0);
}

int gpio_get_out_value(int gpio_index)
{
	int bit = gpio_index % GPIO_GPIOS_PER_PORT;
	uint32_t port = gpio_read_port(gpio_index,
				       offsetof(struct gpio_bank, out_value));
	return (port & (1 << bit)) != 0;
}

int gpio_get_in_value(int gpio_index)
{
	int bit = gpio_index % GPIO_GPIOS_PER_PORT;
	uint32_t port = gpio_read_port(gpio_index,
				       offsetof(struct gpio_bank, in_value));
	return (port & (1 << bit)) != 0;
}

int gpio_get_int_status(int gpio_index)
{
	int bit = gpio_index % GPIO_GPIOS_PER_PORT;
	uint32_t port = gpio_read_port(gpio_index,
				       offsetof(struct gpio_bank, int_status));
	return (port & (1 << bit)) != 0;
}

void gpio_set_int_enable(int gpio_index, int enable)
{
	int bit = gpio_index % GPIO_GPIOS_PER_PORT;
	gpio_write_port(gpio_index, offsetof(struct gpio_bank, int_enable),
			1 << bit, enable ? (1 << bit) : 0);
}

int gpio_get_int_enable(int gpio_index)
{
	int bit = gpio_index % GPIO_GPIOS_PER_PORT;
	uint32_t port = gpio_read_port(gpio_index,
				       offsetof(struct gpio_bank, int_enable));
	return (port & (1 << bit)) != 0;
}

void gpio_set_int_level(int gpio_index, int high_rise, int edge, int delta)
{
	int bit = gpio_index % GPIO_GPIOS_PER_PORT;
	uint32_t value = (high_rise ? (0x000001 << bit) : 0) |
			 (edge ? (0x000100 << bit) : 0) |
			 (delta ? (0x010000 << bit) : 0);
	gpio_write_port(gpio_index, offsetof(struct gpio_bank, config),
			0x010101 << bit, value);
}

void gpio_get_int_level(int gpio_index, int *high_rise, int *edge, int *delta)
{
	int bit = gpio_index % GPIO_GPIOS_PER_PORT;
	uint32_t port = gpio_read_port(gpio_index,
				       offsetof(struct gpio_bank, int_level));
	*high_rise = ((port & (0x000001 << bit)) != 0);
	*edge = ((port & (0x000100 << bit)) != 0);
	*delta = ((port & (0x010000 << bit)) != 0);
}

void gpio_set_int_clear(int gpio_index)
{
	int bit = gpio_index % GPIO_GPIOS_PER_PORT;
	gpio_write_port(gpio_index, offsetof(struct gpio_bank, int_clear),
			1 << bit, 1 << bit);
}